LMK1D210x Low Additive Jitter LVDS Buffer

Texas Instruments LMK1D210x Low Additive Jitter LVDS Buffer distributes two clock inputs (IN0 and IN1) to a total of up to 8 pairs of differential LVDS clock outputs (OUT0, OUT7) with minimum skew for clock distribution. Each buffer block consists of one input and up to 4 LVDS outputs. The inputs can be LVDS, LVPECL, HCSL, CML, or LVCMOS. The LMK1D210x is specifically designed for driving 50Ω transmission lines. In the case of driving the inputs in single-ended mode, the appropriate bias voltage must be applied to the unused negative input pin.

ผลการค้นหา: 2
เลือก รูปภาพ หมายเลขชิ้นส่วน Mfr. คำอธิบาย เอกสารข้อมูลสินค้า สินค้าพร้อมส่ง การตั้งราคา (THB) กรองผลลัพธ์ในตารางตามราคาต่อหน่วยที่อิงตามจำนวนของคุณ จำนวน มาตรฐาน RoHS โมเดล ECAD จำนวนขาออก ค่าความถี่ขาออกสูงสุด ความล่าช้าในการแพร่กระจาย - สูงสุด ประเภทขาออก หีบห่อ/บรรจุภัณฑ์ ประเภทขาเข้า ค่าสูงสุดของความถี่ขาเข้า การจ่ายแรงดัน (ต่ำสุด) การจ่ายแรงดัน (สูงสุด) ระดับ ค่าต่ำสุดของอุณหภูมิในการใช้งาน ค่าสูงสุดของอุณหภูมิในการใช้งาน
Texas Instruments Clock Buffer Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDT 2,773มีอยู่ในสต็อก
จำนวนขั้นต่ำ: 1
หลายรายการ: 1
ม้วน: 3,000

8 Output 575 ps Differential VQFN-28 3-State 2 GHz 1.71 V 3.465 V LMK1D2104 - 40 C + 105 C
Texas Instruments Clock Buffer Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDR 155มีอยู่ในสต็อก
จำนวนขั้นต่ำ: 1
หลายรายการ: 1

4 Output 2 GHz 575 ps LVDS VQFN-28 HCSL, LP-HCSL, LVCMOS, LVDS, LVPECL 2 GHz 1.71 V 3.465 V LMK1D2104 - 40 C + 105 C