อุปกรณ์ลดความผิดพลาดทางเวลาเสียงรบกวนต่ำเป็นพิเศษ LMK04208
อุปกรณ์ลดความผิดพลาดทางเวลาเสียงรบกวนต่ำเป็นพิเศษ LMK04208 ของ Texas Instruments อุปกรณ์กำหนดเงื่อนไขสัญญาณนาฬิกาประสิทธิภาพสูงที่ลด สร้าง และกระจายความผิดพลาดทางเวลาได้เหนือกว่า อุปกรณ์นี้ยังรวบรวมเอาคุณสมบัติที่ล้ำสมัยเพื่อให้สอดคล้องกับข้อกำหนดของระบบในยุคถัดไป สถาปัตยกรรม PLLatinum™ แบบลูปคู่มีศักยภาพที่ 111fs ค่าผิดพลาดทางเวลา RMS (12kHz ถึง 20MHz) โดยใช้โมดูล VCXO เสียงรบกวนต่ำเป็นพิเศษ หรือ ค่าผิดพลาดทางเวลา ต่ำกว่า-200fs rms (12kHz ถึง 20MHz) โดยใช้ไดโอดคริสตัลภายนอกต้นทุนต่ำและไดโอดวาแรกเตอร์ สถาปัตยกรรมแบบลูปคู่ประกอบไปด้วย 2 ลูปแบบล็อคเฟส (Phase-Locked Loop: PLL) ประสิทธิภาพสูง วงจรผลิตสัญญาณแบบคริสตัลเสียงรบกวนต่ำ และอุปกรณ์กำเนิดสัญญาณควบคุมแรงดันไฟ (Voltage Controlled Oscillator: VCO) ประสิทธิภาพสูง PLL (PLL1) แรกทำหน้าที่ลดค่าผิดพลาดทางเวลาที่มีเสียงรบกวนต่ำในขณะที่ PLL (PLL2) ที่สองทำหน้าที่กำเนิดสัญญาณนาฬิกา
เรียนรู้เพิ่มเติม
